DS90UB936TRGZTQ1 S VQFN-64 UB947Q อินเทอร์เฟซชิป IC
คุณสมบัติของผลิตภัณฑ์
| พิมพ์ | คำอธิบาย |
| หมวดหมู่ | วงจรรวม (IC) |
| อินเทอร์เฟซ - ซีเรียลไลเซอร์, ดีซีเรียลไลเซอร์ | |
| นาย | เท็กซัส อินสทรูเมนท์ส |
| ชุด | ยานยนต์ AEC-Q100 |
| บรรจุุภัณฑ์ | เทปและรีล (TR) |
| เทปตัด (CT) | |
| สถานะชิ้นส่วน | คล่องแคล่ว |
| การทำงาน | ซีเรียลไลเซอร์ |
| อัตราข้อมูล | 3.36Gbps |
| ประเภทอินพุต | แอลวีดีเอส |
| ประเภทเอาต์พุต | FPD-ลิงก์ III, LVDS |
| จำนวนอินพุต | 8 |
| จำนวนเอาท์พุต | 2 |
| แรงดันไฟฟ้า - อุปทาน | 1.71V ~ 1.89V |
| อุณหภูมิในการทำงาน | ต่ำกว่าศูนย์ 40°C ~ 105°C (TJ) |
| ประเภทการติดตั้ง | ติดพื้นผิว |
| แพ็คเกจ/กล่อง | 64-VFQFN แพ้ดแบบสัมผัส |
| แพคเกจอุปกรณ์ของซัพพลายเออร์ | 64-VQFN (9x9) |
| หมายเลขผลิตภัณฑ์ฐาน | DS90UB947 |
ประเภทวงจรรวม
การแปลงรูปแบบข้อมูล เช่น การแปลงแบบอนุกรมและแบบขนาน
ความสามารถในการปรับประเภทและระดับความแตกต่างระหว่าง CPUS และอุปกรณ์ต่อพ่วงในข้อมูลตัวอย่างเช่น ไดรเวอร์การแปลงแนวนอน ตัวแปลง d/A หรือ A/D ฯลฯ
การกระทบยอดความแตกต่างชั่วคราว
ฟังก์ชั่นการถอดรหัสและการเลือกที่อยู่
ตั้งค่าตรรกะการขัดจังหวะและการควบคุม DMA เพื่อให้แน่ใจว่าสัญญาณขัดจังหวะและคำขอ DMA ถูกสร้างขึ้นด้วยสิทธิ์ DMA และการประมวลผลการขัดจังหวะและการถ่ายโอน DMA เสร็จสมบูรณ์หลังจากการขัดจังหวะและการตอบกลับ DMA ได้รับการยอมรับ
อินเทอร์เฟซอินพุต/เอาท์พุตคือวงจรอิเล็กทรอนิกส์ ซึ่งโดยปกติจะเป็นชิป IC หรือบอร์ดอินเทอร์เฟซ ซึ่งประกอบด้วยรีจิสเตอร์พิเศษและวงจรลอจิกควบคุมที่เกี่ยวข้องเป็นสื่อกลางและสะพานสำหรับการแลกเปลี่ยนข้อมูลระหว่าง CPU และอุปกรณ์อินพุต/เอาท์พุตการเชื่อมต่อระหว่าง CPU และอุปกรณ์ภายนอก การแลกเปลี่ยนหน่วยความจำและข้อมูลจะต้องเสร็จสิ้นผ่านอุปกรณ์อินเทอร์เฟซ โดยแบบแรกเรียกว่าอินเทอร์เฟซ I/O และแบบหลังเรียกว่าอินเทอร์เฟซหน่วยความจำโดยทั่วไปหน่วยความจำจะควบคุมแบบซิงโครนัสโดย CPU วงจรอินเทอร์เฟซค่อนข้างง่ายวงจรอินเทอร์เฟซจะแตกต่างกันไปตามประเภทของอุปกรณ์ I/O ดังนั้นอินเทอร์เฟซจึงถูกเรียกว่าอินเทอร์เฟซ I/O ตามอัตภาพส่วนใหญ่จะมีฮาร์ดแวร์อินเทอร์เฟซ I/O ดังต่อไปนี้
มีวิธีบูรณาการสองวิธีสำหรับอุปกรณ์โฟโตนิกที่ใช้ซิลิคอนและวงจร CMOS
ข้อดีของแบบแรกคืออุปกรณ์โฟโตนิกและอุปกรณ์อิเล็กทรอนิกส์สามารถปรับให้เหมาะสมแยกกันได้ แต่บรรจุภัณฑ์ที่ตามมานั้นทำได้ยาก และการใช้งานเชิงพาณิชย์ก็มีจำกัดอย่างหลังเป็นเรื่องยากในการออกแบบและประมวลผลการรวมอุปกรณ์ทั้งสองเข้าด้วยกันในปัจจุบัน แอสเซมบลีไฮบริดที่ใช้การรวมอนุภาคนิวเคลียร์เป็นทางเลือกที่ดีที่สุด
เช่น 1.ชิปอินเทอร์เฟซอินพุต/เอาต์พุต
ชิปส่วนใหญ่เป็นวงจรรวม โดยจะป้อนคำสั่งและพารามิเตอร์ที่แตกต่างกันผ่านทาง CPU และควบคุมวงจร I/O ที่เกี่ยวข้องและอุปกรณ์ภายนอกอย่างง่ายสำหรับการทำงานที่สอดคล้องกัน ชิปอินเทอร์เฟซทั่วไปจะมีไทม์มิ่ง/ตัวนับ ตัวควบคุมอินเทอร์รัปต์ ตัวควบคุม DMA อินเทอร์เฟซแบบขนาน และอื่นๆ บน.
เช่น 2. การ์ดควบคุมอินเทอร์เฟซอินพุต/เอาต์พุต
ขึ้นอยู่กับตรรกะบางประการ วงจรรวมหลายตัวอาจกลายเป็นส่วนหนึ่ง ไม่ว่าจะเชื่อมต่อโดยตรงกับ CPU หรือปลั๊กอินอาจถูกเสียบเข้าไปในช่องบนระบบ










.png)
